il faudrait qu'il regarde comment le composant switch est relié au SoC principal sur le pcb. si c'est visible mais on ne trouve pas les docs des pin layouts...
Dixit la brochure, le switch a 2 types d'interface pour son port uplink: SGMII ou SerDes.
SGMII est limité a 1Gbps sauf
bidouille de drivers dans Linux (trouvaille d'hwti). Il faut du HSGMII pour être a 2.5 Gbps
donc ils ont utilisé l'interface SerDes ?
ou pas et alors dans les faits, c'est matériellement relié en 1Gbps en SGMII...et cette excuse de buffer c'est du blabla ?! (ou juste la bidouille linux qui marche mal)
bon apres c'est anecdotique, c'est une box "10G" il fallait un uplink 5G pour ces 5 ports 1G donc de toute facon pas ce composant switch.